广告招募

当前位置:中非贸易网 > 技术中心 > 所有分类

晶振受干扰变慢是什么原因?

2025年12月30日 08:59:28      来源:深圳市晶诺威科技有限公司 >> 进入该公司展台      阅读量:1

分享:

晶振受干扰变慢是什么原因?

一般情况下,晶振起振变慢主要是受到作用于无源晶振的激励功率变弱之影响。激励功率的大小是由时钟芯片所决定,为无源晶振提供必要的起振条件。激励功率的影响主要来自晶振外接电容过大或电路板杂散电容过多,尤其是负载较小的晶振受影响更大。

当发现晶振起振变慢,建议对晶振周边杂散电容进行屏蔽。尝试在检测晶振实际输出频率精度能够满足时钟芯片所需频率精度条件下,适当减小外接电容值。

晶振本身阻抗或DLD2超差,也可能造成晶振起振变慢。建议使用品质更好的同等参数晶振通过交换实验进行验证。

另外,若以上尝试失败,建议采用有源晶振。

版权与免责声明:
1.凡本网注明"来源:中非贸易网"的所有作品,版权均属于中非贸易网,转载请必须注明中非贸易网。违反者本网将追究相关法律责任。
2.企业发布的公司新闻、技术文章、资料下载等内容,如涉及侵权、违规遭投诉的,一律由发布企业自行承担责任,本网有权删除内容并追溯责任。
3.本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。 4.如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系。