广告招募

当前位置:中非贸易网 > 技术中心 > 所有分类

如何通过串联电阻降低晶振相噪phase noise,避免输出波形output waveform失真?

2026年01月01日 08:39:32      来源:深圳市晶诺威科技有限公司 >> 进入该公司展台      阅读量:1

分享:

串联电阻降低晶振相噪(phase noise)避免输出波形(output waveform)失真方法介绍

主要分为连接串联电阻与连接终端电阻两部分:

  • 连接串联电阻

晶振连接输入对象的元器件时,通常产生过冲、下冲或振铃等波形变形。这些变形的波形中含有振荡频率的约3-7倍的射频成份,将引发相噪,所以必须去除。为了去除射频成份,应在晶振的输出端与输岀线路之间连接串联电阻。所插入的电阻值(Rs)等于输岀线路的阻抗(Z0)与晶振的输岀阻抗(R0)之差。

串联电阻值亦可通过实验得岀。实验方法是一边用示波器等观察输出波形,一边把串联电阻值从小逐渐调大,得岀过冲、下冲或振影等消失时的电阻值。

  • 连接终端电阻

终端电阻是否连接取決于所使用的数字或模拟信号种类,以及输岀波形的时钟线的种类。

输岀波形的失真一般出现在输岀线路的阻抗与输入对象元器件的输入阻抗不匹配的情况之下。非匹配状态的行进波在输入端被反射后,反射波与行进波相重叠使输岀波形出现紊乱,从紊乱部分产生高频率的相噪。将晶振的输岀分支传送到多只元器件使用时,上述波形失真或引起触发误差。因此阻抗匹配十分重要。

为了防止从输入端的反射,应当接终电阻使输入端的阻抗等于输岀路线的阻抗。

注:可分为单电阻和双电阻。如下图所示:

如何通过串联电阻降低晶振相噪phase noise,避免输出波形output waveform失真?

版权与免责声明:
1.凡本网注明"来源:中非贸易网"的所有作品,版权均属于中非贸易网,转载请必须注明中非贸易网。违反者本网将追究相关法律责任。
2.企业发布的公司新闻、技术文章、资料下载等内容,如涉及侵权、违规遭投诉的,一律由发布企业自行承担责任,本网有权删除内容并追溯责任。
3.本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。 4.如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系。