广告招募

当前位置:中非贸易网 > 技术中心 > 所有分类

减少晶振周边电路相噪phase noise的两项最重要方法

2026年01月01日 08:41:03      来源:深圳市晶诺威科技有限公司 >> 进入该公司展台      阅读量:1

分享:

减少晶振周边电路相噪phase noise的两项最重要方法

晶振周围电路的合适设计对减少相噪noise极为重要。只要电路设计妥善适宜,即可很大程度避免相噪问题,从而充分发挥电子元器件本身所具有的性能。

减少晶振周边电路相噪phase noise的两项最重要方法

减少晶振周边电路相噪的方法主要有以下两点:

  • 缩短输岀线路

输出线路是电路中最容易释放相噪的部分。为此,在设计电路图案之际,应当先设计输岀线路部分,采用长度最短、无阻抗变动的输出线路图案。缩短后的输出线路布线的谐振频率将变得高。输出的信号随频率增大而衰减,从而可以达到减少相噪释放之目的。

  • 缩小电流环路

来自输出线路的相噪释放量与电流环路的大小成正比。因此,必須尽量缩短晶振和输入元器件的输出线路与接地线长度,故而亦可采用在输岀线路的背面印制接地线的方法。

版权与免责声明:
1.凡本网注明"来源:中非贸易网"的所有作品,版权均属于中非贸易网,转载请必须注明中非贸易网。违反者本网将追究相关法律责任。
2.企业发布的公司新闻、技术文章、资料下载等内容,如涉及侵权、违规遭投诉的,一律由发布企业自行承担责任,本网有权删除内容并追溯责任。
3.本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。 4.如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系。