广告招募

当前位置:中非贸易网 > 技术中心 > 所有分类

如何减少PCB板寄生电容Cp对晶振频率的干扰

2026年01月03日 09:08:00      来源:深圳市晶诺威科技有限公司 >> 进入该公司展台      阅读量:5

分享:

减少PCB板寄生电容Cp对晶振频率的干扰建议如下:

电容的物理公式:

C=εS/4πKd

说明:

晶振焊盘与邻近地平面之间的面积S和距离d均会影响寄生电容大小,因为面积S不变,所以影响寄生电容的因素只剩下距离d,通过挖空晶振同一层的地和相邻层的地,可以增大晶振焊盘与地平面之间的距离,来达到减小寄生电容的效果。

如下图所示,一个4层PCB板,晶振位于Top层,将Top层和相邻层净空之后,晶振相对于地平面(L3),相比较没有净空之前,这个距离d增大,即寄生电容会减小。

如何减少PCB板寄生电容Cp对晶振频率的干扰

晶振的L1和L2层均净空处理

晶振位置需要远离热源,因为高温同样会影响晶振频偏。

晶振附近相邻地挖空处理的目的有两个:

  • 维持负载电容恒定
  • 隔绝热传导,避免周围的PMIC或者其它发热体的热透过铜皮传导到晶振,导致频偏。晶诺威科技建议净空不铺铜,以隔绝热的传递。
版权与免责声明:
1.凡本网注明"来源:中非贸易网"的所有作品,版权均属于中非贸易网,转载请必须注明中非贸易网。违反者本网将追究相关法律责任。
2.企业发布的公司新闻、技术文章、资料下载等内容,如涉及侵权、违规遭投诉的,一律由发布企业自行承担责任,本网有权删除内容并追溯责任。
3.本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。 4.如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系。